ic7400

Rasprava o el. shemama, pitanja i diskusije. Ako ti treba neka shema, ovdje pitaj.

Moderators: pedja089, stojke369, [eDo], trax

Post Reply
User avatar
mirel
Napredujem
Napredujem
Posts: 108
Joined: 05-06-2006, 07:41
Location: BIH

ic7400

Post by mirel »

ic7400 integral sa 4 nand kola sa dva ulaza.Ja sam u prodavnici tražio ovaj integral a prodavaè mi je uvalio nešto sa oznakom KS74HCTLS00N.ALI OVAJ INTEGRAL NE RADI NIKAKO ONO ŠTO BI TREBO DA RADI U MOM SKLOPU.

E sad pitanje za vas. Jel mi prodavaè uvalio pogrešan integral ili sam ja nešto pogriješio

Hvala unaprijed
buco

Post by buco »

nije ti on "uvalio" pogresan logicki sklop jedino sto je to CMOS standard a ne TTL , razlika u nivou logicke 0 , ali ako su nivoi drivani za drugog logickog sklopa TTL ili CMOS moralo bi bit sve uredu , ako je koristen za oscilator onda nece ici opcija za standardni TTL na CMOSu i obrnuto !!!
User avatar
mirel
Napredujem
Napredujem
Posts: 108
Joined: 05-06-2006, 07:41
Location: BIH

Post by mirel »

druže pošto ja baš nisam dobar sa elektronikom kao ti, ništa te nisam razumjeo.Kad bi mogo malo da mi pojasniš za ovaj ic.našo sam na netu šemu tog IC-a i tehnièke karakteristike.Kad pin 7 spojim na ground i pin 14 na VCC 5 vloti trebo bi da na izlazima 3,6,8,11 da dobijem napon od 5v odnosno logièku jedinicu.Što kod mene nije sluèaj
Firkragg

Post by Firkragg »

Na izlazima neces dobiti high nego low (0V) jer su ulazi koji 'vise u zraku' smatrani high za IC. IC ima ugradjene pullup otpornike (TTL verzija) I ako ulaz zelis spustiti low spajas ga na masu.

CMOS verzije (HC i HCT) ce cesto 'divljati' s nedefiniranim ulazima, jer imaju ogromnu ulaznu impedanciju i nemaju pullupova, tako da ce reagirati na sum, staticki elektricitet i sl. i postavljati izlaze po tome.

Ako se radi o multivibratoru to bi isto trebalo radit samo sto CMOS cesto zatrokira s niskom vrijednosti otpora u RC-u, (za razliku od TTL-a).

Bilo bi dobro da stavis shemu jer se ti IC-i obicno dobro mijenjaju i nebi trebalo biti nekih prevelikih problema..
User avatar
mirel
Napredujem
Napredujem
Posts: 108
Joined: 05-06-2006, 07:41
Location: BIH

Post by mirel »

evo tu je šema. gdje griješim.Tu gdje su lampe postavio sam volmetre da mjerim jel izlaz high ili low

http://www.elektronika.ba/forum/uploadz ... 2_sema.JPG
Firkragg

Post by Firkragg »

Pa po tome ne grijesis nigdje :shock: vec sam naveo kako ce se ponasati TTL i CMOS s nedefiniranim ulazima (u zraku).

Mislio sam na shemu gdje to primjenjujes ili sl.
buco

Post by buco »

"...trebo bi da na izlazima 3,6,8,11 da dobijem napon od 5v odnosno logièku jedinicu.."

Po onoj shemi na nand vratima [12,13] 1 i 1 ==0 !!!!!!! tako da mu pin 11 mora bit 0 , ostali pinovi su u zraku kod Cmosa na 5 V napajanja okidni prag je najcesce 0,8V za logicku jedinicu , kod nizih napona Vcc prag logicke "1|" jos vise pada cak do granice od 0,4V !!
Ako si mislo na nespojen IC [ulazi] onda ce bit svasta kako ti je @firkragg i rekao.

@Firkragg istina je da bi mu IC trebao radit OK u sustavu ali samo onako kako sam mu rekao ako je spojen direktno na druga logicka vrata [ ulazi] ili se pobrinuo da isti imaju definirane "pragove" logickih stanja tj da nisu "u zraku" kako je i napisano !!!
A ti @mirel za pocetak nabavi neku knjizicu prirucnik s neta ili u trgovini o digitalnoj elektronici i bulovoj algebri , dogro dodje !! :D
A procitaj malo o ponasanju temeljnih tehnologija koristenih u izradi logickih sklopova .
User avatar
mirel
Napredujem
Napredujem
Posts: 108
Joined: 05-06-2006, 07:41
Location: BIH

Post by mirel »

sa obzirom da ja nemam drugog sklopa TTL ILI CMOS koji æu prikljuèivati na ulaze nego jednostavno želim da kombinujem ulaze sa prekidaèima(jednostavan test kako rade nand kola) da li bi pomoglo kada bi sve ulaze preko veæih otpornika spojio na masu (-) tako da mi zbog velikih vrijednosti otpora to ne utièe puno ako dovedem logièku jedinicu na ulaz

Da li bi time rješio te probleme nedefinisanih ulaza (ulazi u zraku)
buco

Post by buco »

od 4k7 do 10k !!!! ulaz[ulazi] na masu i bit ce uredu imat ces definirane logicke nivoe , mozes i 10k pa na Vcc pa na ulaz zali za Cmos je bolja ova opcija pulldown !
Kako rade nand vrata pa evo 2 ulazna :
1 i 1 == 0
1 i 0 == 1
0 i 1 == 1
0 i 0 == 1
To ti je najbolje ucit iz knige i najpametnije !!
Inace nand , nor i exor su temeljna vrata digitalne elektronike sve ostalo se da izvest s njima , svi digitalni sklopovi ukljucujuci i racunalo !!!!
Firkragg

Post by Firkragg »

Pulldown se gotovo nigdje ne koristi, i inace je 'pravilno' spajat pullup (otpornik od npr. 10k prema +, za cmos moze i vise) da se osigura definirano high stanje, iako niko ne kaze da pulldown nece radit kod CMOS-a.

Kod TTLa bi mogao imati problema s ovim jer bi pulldown napravio naponsko djelilo pa bi se moglo desit da IC 'ignorira' otpornik ako je prevelik.


Kad hocemo npr. tipkalima davat signale na logicke ulaze tipkalo se spaja izmedju mase i ulaza, a pullup na Vcc i tada IC mora 100% pravilno raditi.

Da nebi bilo zabune tipkalo u ovom slucaju spusta ulaz na 0 kad je stisnuto (znaci obrnuto od ''intuitivnog'')
User avatar
mirel
Napredujem
Napredujem
Posts: 108
Joined: 05-06-2006, 07:41
Location: BIH

Post by mirel »

uradio sam pulldown sa 4k7 otporima,Sklop sad radi ko sat. :)
Hvala vam na pomoæi.
Post Reply